전자공학/디지털논리회로

[디논] 논리 게이트

TSpoons 2025. 4. 14. 10:31

논리 레벨(logic level) : 0과 1을 구분 짓는 기준

 

 

TTL vs CMOS interface

 - TTL은 고속 제어 시스템에 쓰이고, CMOS는 고집적/저전력 응용 분야에서 각각 최적화된 기술이다. 

- 그런데 CMOS의 발전으로 5G통신 등에도 쓰인다.(28GHz), 

동작 전압 5V 고정 3~18V 범위
잡음 여유(Noise Margin) 1.2V 1.67V (5V 기준)
소비 전력 높음(동적/정적 전류 흐름) 극히 낮음(스위칭 시만 소모)
동작 속도 빠름 상대적으로 느림

 

 

AND GATE

 

 

 

- TTL vs CMOS 

 

OR GATE

NOT GATE


NAND gate

NOR gate

XOR gate

XNOR gate

Buffer gate

3상태(tri-state) buffer gate

- S는 제어용 입력 단자, S가 1이 되면 회로가 폐쇄되어 출력이 High- impedance 상태가 됨

 

 

 

 

 

정리

 

 

 

참고

 

[1] https://daumemo.com/several-methods-on-how-to-connect-different-voltage-signal-lines-together/

[2] https://sincerity-sw268.tistory.com/16

[3] https://www.instructables.com/DIY-4-Channel-Bi-directional-Logic-Level-Converter/